Без темы
<<  Удельная теплоёмкость Уменьшить массу тела: 9 лучших диетических советов  >>
Элементы — для обработки единичных электрических сигналов,
Элементы — для обработки единичных электрических сигналов,
Два способа физического представления сигналов: импульсный и
Два способа физического представления сигналов: импульсный и
А
А
По своему назначению элементы делятся на: формирующие логические
По своему назначению элементы делятся на: формирующие логические
К формирующим элементам относятся различные формирователи, усилители,
К формирующим элементам относятся различные формирователи, усилители,
Комбинационные схемы (КС) — это схемы, у которых выходные сигналы Y =
Комбинационные схемы (КС) — это схемы, у которых выходные сигналы Y =
Дешифраторы (ДШ) — это комбинационные схемы с n входами и m = 2n
Дешифраторы (ДШ) — это комбинационные схемы с n входами и m = 2n
Таблица истинности дешифратора
Таблица истинности дешифратора
Логические зависимости дешифратора
Логические зависимости дешифратора
Структурная схема дешифратора (а) и обозначение дешифратора на
Структурная схема дешифратора (а) и обозначение дешифратора на
Шифратор (ШР) — решает задачу, обратную схемам ДШ, т. е. по номеру
Шифратор (ШР) — решает задачу, обратную схемам ДШ, т. е. по номеру
Таблица истинности шифратора
Таблица истинности шифратора
Логические зависимости шифратора
Логические зависимости шифратора
Структурная схема шифратора (а) и обозначение шифратора на
Структурная схема шифратора (а) и обозначение шифратора на
Таблица истинности компаратора
Таблица истинности компаратора
Логическая зависимость компаратора
Логическая зависимость компаратора
Структурная схема компаратора (а) и обозначение компаратора на
Структурная схема компаратора (а) и обозначение компаратора на
Комбинационный сумматор Комбинационный полусумматор обеспечивает
Комбинационный сумматор Комбинационный полусумматор обеспечивает
Таблица истинности комбинационного полусумматора
Таблица истинности комбинационного полусумматора
Логические зависимости комбинационного полусумматора
Логические зависимости комбинационного полусумматора
Структурная схема полусумматора (а) и обозначение полусумматора на
Структурная схема полусумматора (а) и обозначение полусумматора на
Таблица истинности сумматора
Таблица истинности сумматора
Логические зависимости сумматора
Логические зависимости сумматора
Структурная схема одного разряда комбинационного сумматора: а —
Структурная схема одного разряда комбинационного сумматора: а —
Структурная схема многоразрядного комбинационного сумматора
Структурная схема многоразрядного комбинационного сумматора
Выходные сигналы Y=(y1 , y2, … ,ym ) формируются: по совокупности
Выходные сигналы Y=(y1 , y2, … ,ym ) формируются: по совокупности
Обобщенная структура схемы с памятью
Обобщенная структура схемы с памятью
Триггер — простейший запоминающий элемент Триггер — автомат памяти ,
Триггер — простейший запоминающий элемент Триггер — автомат памяти ,
Таблица переходов триггера
Таблица переходов триггера
? - Запрещенное состояние, * - значение функции 1
? - Запрещенное состояние, * - значение функции 1
С использованием запрещенных ситуаций, т.е. получаем В базисе И-НЕ
С использованием запрещенных ситуаций, т.е. получаем В базисе И-НЕ
Схема асинхронного RS-триггера: a – схема б – обозначение на
Схема асинхронного RS-триггера: a – схема б – обозначение на
Схема синхронного однотактного RS-триггера
Схема синхронного однотактного RS-триггера
Таблица переходов T-триггера
Таблица переходов T-триггера
Схема триггера со счетным входом: a – функциональная схема б –
Схема триггера со счетным входом: a – функциональная схема б –
Таблица переходов JK-триггера
Таблица переходов JK-триггера
Jk-триггер: a – функциональная схема б – условное обозначение
Jk-триггер: a – функциональная схема б – условное обозначение
Таблица переходов D-триггера
Таблица переходов D-триггера
D-триггер: a – функциональная схема на основе rs-триггера б –
D-триггер: a – функциональная схема на основе rs-триггера б –
Типовые узлы ЭВМ: регистры счетчики сумматоры
Типовые узлы ЭВМ: регистры счетчики сумматоры
Регистром называется узел, предназначенный для приема, временного
Регистром называется узел, предназначенный для приема, временного
A – функциональная схема n-разрядного регистра, построенного на
A – функциональная схема n-разрядного регистра, построенного на
Функциональная схема регистра с выходными сигналами в «прямом» и
Функциональная схема регистра с выходными сигналами в «прямом» и
Счетчик — это узел ЭВМ, позволяющий осуществлять подсчет поступающих
Счетчик — это узел ЭВМ, позволяющий осуществлять подсчет поступающих
Таблица переходов трехразрядного счетчика
Таблица переходов трехразрядного счетчика
Организация счетчика на Т-триггерах: a – функциональная схема б –
Организация счетчика на Т-триггерах: a – функциональная схема б –
Сумматор — это узел ЭВМ, в котором суммируются коды чисел Сумматоры:
Сумматор — это узел ЭВМ, в котором суммируются коды чисел Сумматоры:
Упрощенная схема сумматора ЭВМ
Упрощенная схема сумматора ЭВМ

Презентация на тему: «Узлы для обработки группы сигналов». Автор: . Файл: «Узлы для обработки группы сигналов.ppt». Размер zip-архива: 692 КБ.

Узлы для обработки группы сигналов

содержание презентации «Узлы для обработки группы сигналов.ppt»
СлайдТекст
1 Элементы — для обработки единичных электрических сигналов,

Элементы — для обработки единичных электрических сигналов,

соответствующих битам информации Узлы — для обработки группы сигналов — информационных слов Блоки — реализуют некоторую последовательность в обработке информационных слов — функционально обособленную часть машинных операций (блок выборки команд, блок записи-чтения и др.) Устройства — для выполнения отдельных машинных операций и их последовательностей

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

2 Два способа физического представления сигналов: импульсный и

Два способа физического представления сигналов: импульсный и

потенциальный

Элементная база ЭВМ

Представление информации в ЭВМ: а – импульсные сигналы, б – потенциальные сигналы

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

3 А

А

Б

Коды передачи и представления информации в ЭВМ: последовательный (а) и параллельный (б)

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

4 По своему назначению элементы делятся на: формирующие логические

По своему назначению элементы делятся на: формирующие логические

запоминающие

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

5 К формирующим элементам относятся различные формирователи, усилители,

К формирующим элементам относятся различные формирователи, усилители,

усилители-формирователи и т.п. Логические элементы преобразуют входные сигналы в соответствии с логическими функциями Запоминающим элементом называется элемент, который способен принимать и хранить код двоичной цифры (1 или 0)

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

6 Комбинационные схемы (КС) — это схемы, у которых выходные сигналы Y =

Комбинационные схемы (КС) — это схемы, у которых выходные сигналы Y =

(у1, у2, …,уm) в любой момент дискретного времени однозначно определяются совокупностью входных сигналов X = (x1, x2, …,xn), поступающих в тот же момент времени t Комбинационные схемы подразделяют на регулярные и нерегулярные структуры

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

7 Дешифраторы (ДШ) — это комбинационные схемы с n входами и m = 2n

Дешифраторы (ДШ) — это комбинационные схемы с n входами и m = 2n

выходами. Единичный сигнал, формирующийся на одном из m выходов, однозначно соответствует комбинации входных сигналов

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

8 Таблица истинности дешифратора

Таблица истинности дешифратора

Элементная база ЭВМ

Входы

Входы

Входы

Выходы

Выходы

Выходы

Выходы

Выходы

Выходы

x1

x2

x3

y0

y1

...

y5

...

y7

0 0 0 0 1 1 1 1

0 0 1 1 0 0 1 1

0 1 0 1 0 1 0 1

1 0 0 0 0 0 0 0

0 1 0 0 0 0 0 0

...

0 0 0 0 0 1 0 0

...

0 0 0 0 0 0 0 1

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

9 Логические зависимости дешифратора

Логические зависимости дешифратора

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

10 Структурная схема дешифратора (а) и обозначение дешифратора на

Структурная схема дешифратора (а) и обозначение дешифратора на

принципиальных электрических схемах (б)

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

11 Шифратор (ШР) — решает задачу, обратную схемам ДШ, т. е. по номеру

Шифратор (ШР) — решает задачу, обратную схемам ДШ, т. е. по номеру

входного сигнала формирует однозначную комбинацию выходных сигналов

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

12 Таблица истинности шифратора

Таблица истинности шифратора

Элементная база ЭВМ

Входы

Входы

Входы

Входы

Входы

Входы

Входы

Выходы

Выходы

Выходы

Y0

y1

y2

x0

x1

x2

x3

x4

x5

x6

x7

0 0 0 0 1 1 1 1

0 0 1 1 0 0 1 1

0 1 0 1 0 1 0 1

1 0 0 0 0 0 0 0

0 1 0 0 0 0 0 0

0 0 1 0 0 0 0 0

0 0 0 1 0 0 0 0

0 0 0 0 1 0 0 0

0 0 0 0 0 1 0 0

0 0 0 0 0 0 1 0

0 0 0 0 0 0 0 1

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

13 Логические зависимости шифратора

Логические зависимости шифратора

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

14 Структурная схема шифратора (а) и обозначение шифратора на

Структурная схема шифратора (а) и обозначение шифратора на

принципиальных электрических схемах (б)

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

15 Таблица истинности компаратора

Таблица истинности компаратора

Входы

Входы

Выходы

ai

bi

Yi

0 0 1 1

0 1 0 1

1 0 0 1

Элементная база ЭВМ. Схемы сравнения или компаратор

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

16 Логическая зависимость компаратора

Логическая зависимость компаратора

Элементная база ЭВМ. Схемы сравнения или компаратор

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

17 Структурная схема компаратора (а) и обозначение компаратора на

Структурная схема компаратора (а) и обозначение компаратора на

принципиальных электрических схемах (б)

Элементная база ЭВМ. Схемы сравнения или компаратор

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

18 Комбинационный сумматор Комбинационный полусумматор обеспечивает

Комбинационный сумматор Комбинационный полусумматор обеспечивает

сложение двух двоичных цифр a1 и b1 , считая, что переносы из предыдущего разряда не поступают

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

19 Таблица истинности комбинационного полусумматора

Таблица истинности комбинационного полусумматора

Где si — функция одноразрядной суммы pi — функция формирования переноса

Элементная база ЭВМ

Входы

Входы

Выходы

Выходы

ai

bi

Si

Pi

0 0 1 1

0 1 0 1

0 1 1 0

0 0 0 1

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

20 Логические зависимости комбинационного полусумматора

Логические зависимости комбинационного полусумматора

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

21 Структурная схема полусумматора (а) и обозначение полусумматора на

Структурная схема полусумматора (а) и обозначение полусумматора на

принципиальных электрических схемах (б)

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

22 Таблица истинности сумматора

Таблица истинности сумматора

Где si — функция одноразрядной суммы pi — функция формирования переноса

Элементная база ЭВМ

Входы

Входы

Входы

Выходы

Выходы

ai

bi

pi

Si

Pi

0 0 0 0 1 1 1 1

0 0 1 1 0 0 1 1

0 1 0 1 0 1 0 1

0 1 1 0 1 0 0 1

0 0 0 1 0 1 1 1

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

23 Логические зависимости сумматора

Логические зависимости сумматора

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

24 Структурная схема одного разряда комбинационного сумматора: а —

Структурная схема одного разряда комбинационного сумматора: а —

структурная схема одного разряда, b — условное обозначение

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

25 Структурная схема многоразрядного комбинационного сумматора

Структурная схема многоразрядного комбинационного сумматора

Элементная база ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

26 Выходные сигналы Y=(y1 , y2, … ,ym ) формируются: по совокупности

Выходные сигналы Y=(y1 , y2, … ,ym ) формируются: по совокупности

входных сигналов X=(x1, x2, … ,xn ) по совокупности состояний схем памяти Q=(q1 ,q2, … ,qk) Текущий дискретный момент времени t и последующий (t+1) момент времени

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

27 Обобщенная структура схемы с памятью

Обобщенная структура схемы с памятью

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

28 Триггер — простейший запоминающий элемент Триггер — автомат памяти ,

Триггер — простейший запоминающий элемент Триггер — автомат памяти ,

имеющий входы R (Reset — сброс), для установки элемента в «нулевое состояние» S (Set — установка) — для установки элемента в «единичное» состояние. При отсутствии сигналов R=S=0 элемент должен сохранять свое состояние до тех пор, пока не будут получены новые сигналы на входе R или S.

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

29 Таблица переходов триггера

Таблица переходов триггера

Входы

Входы

Состояние qt+1

Состояние qt+1

Состояние qt+1

R

S

qt

qt

Режим

0 1 0 1

0 0 1 1

0 0 1 ?

1 0 1 ?

Хранение Установка 0 Установка 1 Запрещенное состояние

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

30 ? - Запрещенное состояние, * - значение функции 1

? - Запрещенное состояние, * - значение функции 1

Диаграмма Вейча для таблицы переходов триггера

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

31 С использованием запрещенных ситуаций, т.е. получаем В базисе И-НЕ

С использованием запрещенных ситуаций, т.е. получаем В базисе И-НЕ

Диаграмма Вейча для таблицы переходов триггера

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

32 Схема асинхронного RS-триггера: a – схема б – обозначение на

Схема асинхронного RS-триггера: a – схема б – обозначение на

принципиальных электрических схемах в – временная диаграмма

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

33 Схема синхронного однотактного RS-триггера

Схема синхронного однотактного RS-триггера

Элементная база ЭВМ. Схемы с памятью. Синхронные RS-триггеры

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

34 Таблица переходов T-триггера

Таблица переходов T-триггера

Логическая функция, реализуемая Т-триггером:

Входные сигналы

Состояние qt

Состояние qt

Режим

Xt

0

1

0 1

0 1

1 0

Хранение Инверсия

Элементная база ЭВМ. Схемы с памятью. Т-триггер

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

35 Схема триггера со счетным входом: a – функциональная схема б –

Схема триггера со счетным входом: a – функциональная схема б –

условное обозначение в – временная диаграмма

Элементная база ЭВМ. Схемы с памятью. Т-триггер

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

36 Таблица переходов JK-триггера

Таблица переходов JK-триггера

Входные сигналы

Входные сигналы

Состояние qt

Состояние qt

Режим

J

K

0

1

0 0 1 1

0 1 0 1

0 0 1 1

1 0 1 0

Хранение Установка 0 Установка 1 Инверсия

Элементная база ЭВМ. Схемы с памятью. JK-триггер

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

37 Jk-триггер: a – функциональная схема б – условное обозначение

Jk-триггер: a – функциональная схема б – условное обозначение

Элементная база ЭВМ. Схемы с памятью. JK-триггер

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

38 Таблица переходов D-триггера

Таблица переходов D-триггера

Входные сигналы

Состояние qt

Состояние qt

Режим

D

0

1

0 1

0 1

0 1

Установка 0 Установка 1

Элементная база ЭВМ. Схемы с памятью. D-триггер

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

39 D-триггер: a – функциональная схема на основе rs-триггера б –

D-триггер: a – функциональная схема на основе rs-триггера б –

функциональная схема на основе jk-триггера в – условное обозначение

Элементная база ЭВМ. Схемы с памятью. D-триггер

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

40 Типовые узлы ЭВМ: регистры счетчики сумматоры

Типовые узлы ЭВМ: регистры счетчики сумматоры

Элементная база ЭВМ. Схемы с памятью

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

41 Регистром называется узел, предназначенный для приема, временного

Регистром называется узел, предназначенный для приема, временного

хранения и выдачи машинного слова Регистры могут также использоваться для некоторых операций преобразования данных: для сдвига кода числа (слова) на определенное число разрядов влево или вправо, для преобразования последовательного кода числа в параллельный и наоборот и т.д.

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

42 A – функциональная схема n-разрядного регистра, построенного на

A – функциональная схема n-разрядного регистра, построенного на

rs-триггерах б – условное обозначение регистра

Элементная база ЭВМ. Типовые узлы ЭВМ

Б

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

43 Функциональная схема регистра с выходными сигналами в «прямом» и

Функциональная схема регистра с выходными сигналами в «прямом» и

«обратном» кодах. Схема выдачи информации из регистра

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

44 Счетчик — это узел ЭВМ, позволяющий осуществлять подсчет поступающих

Счетчик — это узел ЭВМ, позволяющий осуществлять подсчет поступающих

на его вход сигналов и фиксацию результата в виде многоразрядного двоичного числа

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

45 Таблица переходов трехразрядного счетчика

Таблица переходов трехразрядного счетчика

Вход

Состояния

Состояния

Состояния

Состояния

Состояния

Состояния

Состояния

Состояния

Режим

Режим

x

000

001

010

011

100

101

110

111

0 1

000 001

001 010

010 011

011 100

100 101

101 110

110 111

111 000

Хранение Счет

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

46 Организация счетчика на Т-триггерах: a – функциональная схема б –

Организация счетчика на Т-триггерах: a – функциональная схема б –

временная диаграмма

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

47 Сумматор — это узел ЭВМ, в котором суммируются коды чисел Сумматоры:

Сумматор — это узел ЭВМ, в котором суммируются коды чисел Сумматоры:

накапливающего типа комбинационного типа

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

48 Упрощенная схема сумматора ЭВМ

Упрощенная схема сумматора ЭВМ

Элементная база ЭВМ. Типовые узлы ЭВМ

Вычислительные системы, сети и телекоммуникации

© Мцит гуап 2008

«Узлы для обработки группы сигналов»
http://900igr.net/prezentacija/fizika/uzly-dlja-obrabotki-gruppy-signalov-110386.html
cсылка на страницу

Без темы

353 презентации
Урок

Физика

134 темы
Слайды
900igr.net > Презентации по физике > Без темы > Узлы для обработки группы сигналов